华师《数字逻辑》在线作业
试卷总分:100
单选题
多选题
一、单选题(共 41 道试题,共 82 分。)
V
1.
题面见图片:
A.
A
B. B
C. C
D. D
满分:2 分
2. 设计一个8421码加1计数器,至少需要( )触发器
A. 3个
B. 4个
C. 6个
D. 10个
满分:2 分
3.
题面见图片:
A. A
B. B
C. C
D. D
满分:2 分
4. 和二进制码1100对应的格雷码是( )
A. 0011
B. 1100
C. 1010
D. 0101
满分:2 分
5. 电平异步时序逻辑电路不允许两个或两个以上输入信号( )
A. 同时为0
B. 同时为1
C. 同时改变
D. 同时出现
满分:2 分
6. 一个T触发器,在T=1时,来一个时钟脉冲后,则触发器( )。
A. 保持原态
B. 置0
C. 置1
D. 翻转
此题选: D 满分:2 分
7. 和二进制数(1100110111.001)等值的十六进制数学是( )。
A. 337.2
B. 637.2
C. 1467.1
D. c37.4
满分:2 分
8. 74LS160十进制计数器它含有的触发器的个数是( )
A. 1个
B. 2个
C. 4个
D. 6个
满分:2 分
9.
题面见图片:
A. A
B. B
C. C
D. D
此题选: D 满分:2 分
10. 下列说法中,( )不是逻辑函数的表示方法。
A. 真值表和逻辑表达式
B. 卡诺图和逻辑图
C. 波形图和状态图
满分:2 分
11. 一片四位二进制译码器,它的输出函数有( )
A. 1个
B. 8个
C. 10个
D. 16个
此题选: D 满分:2 分
12. 若干个具有三态输出的电路输出端接到一点工作时,必须保证( )
A. 任何时候最多只能有一个电路处于三态,其余应处于工作态。
B. 任何时候最多只能有一个电路处于工作态,其余应处于三态。
C. 任何时候至少要有两个或三个以上电路处于工作态。
D. 以上说法都不正确。
满分:2 分
13. 组合型PLA是由( )构成
A. 与门阵列和或门阵列
B. 一个计数器
C. 一个或阵列
D. 一个寄存器
满分:2 分
14. PROM、PLA、和PAL三种可编程器件中,( )是不能编程的
A. PROM的或门阵列
B. PAL的与门阵列
C. PLA的与门阵列和或门阵列
D. PROM的与门阵列
此题选: D 满分:2 分
15. 以下哪一条不是消除竟争冒险的措施( )
A. 接入滤波电路
B. 利用触发器
C. 加入选通脉冲
D. 修改逻辑设计
满分:2 分
16.
题面见图片:
A. A
B. B
C. C
D. D
此题选: D 满分:2 分
17.
题面见图片:
A. A
B. B
C. C
D. D
满分:2 分
18. Moore和Mealy型时序电路的本质区别是( )
A. 没有输入变量
B. 当时的输出只和当时电路的状态有关,和当时的输入无关
C. 没有输出变量
D. 当时的输出只和当时的输入有关,和当时的电路状态无关
满分:2 分
19. 一块数据选择器有三个地址输入端,则它的数据输入端应有( )。
A. 3
B. 6
C. 8
D. 1
满分:2 分
20. EPROM是指( )
A. 随机读写存储器
B. 只读存储器
C. 可擦可编程只读存储器
D. 电可擦可编程只读存储器
满分:2 分
21. 下列逻辑门中,( )不属于通用逻辑门
A. 与非门
B. 或非门
C. 或门
D. 与或非门
满分:2 分
22.
题面见图片:
A. A
B. B
C. C
D. D
满分:2 分
23. 下列触发器中,( )不可作为同步时序逻辑电路的存储元件。
A. 基本R-S触发器
B. D触发器
C. J-K触发器
D. T触发器
满分:2 分
24. 是8421BCD码的是( )
A. 1010
B. 0101
C. 1100
D. 1111
满分:2 分
25. 用PLA进行逻辑设计时,应将逻辑函数表达式变换成( )
A. 异或表达式
B. 与非表达式
C. 最简“与―或”表达式
D. 标准“或―与”表达式
满分:2 分
26. 完全确定原始状态表中的五个状态A、B、C、D、E,若有等效对A和B,B和D,C和E,则最简状态表中只含( )个状态
A. 2
B. 3
C. 1
D. 4
满分:2 分
27.
题面见图片:
A.
A
B. B
C. C
满分:2 分
28. 实现两个4位二进制数相乘的组合电路,其输入输出端个数应为( )
A. 4入4出
B. 8入8出
C. 8入4出
D. 8入5出
满分:2 分
29. 主从触发器的触发方式是( )
A. CP=1
B. CP上升沿
C. CP下降沿
D. 分两次处理
此题选: D 满分:2 分
30. 题面见图片:![]()
A. A
B. B
C. C
D. D
满分:2 分
31.
题面见图片:
A. A
B. B
C. C
D. D
满分:2 分
32.
题面见图片:
A. A
B. B
C. C
D. D
满分:2 分
33.
题面见图片:
A. A
B. B
C. C
D. D
满分:2 分
34.
题面见图片:
A. A
B. B
C. C
D. D
满分:2 分
35. 相同计数模的异步计数器和同步计数器相比,一般情况下( )
A. 驱动方程简单
B. 使用触发器的个数少
C. 工作速度快
D. 以上说法都不对
满分:2 分
36. 余3码10001000对应2421码为( )
A. 01010101
B. 10000101
C. 10111011
D. 11101011
满分:2 分
37.
题面见图片:
A. A
B. B
C. C
D. D
满分:2 分
38. 八路数据选择器应有( )个选择控制器
A. 2
B. 3
C. 6
D. 8
满分:2 分
39.
题面见图片:
A. A
B. B
C. C
D. D
此题选: D 满分:2 分
40. 同步时序电路设计中,状态编码采用相邻编码法的目的是( )
A. 减少电路中的触发器
B. 提高电路速度
C. 提高电路可靠性
D. 减少电路中的逻辑门
此题选: D 满分:2 分
41. 十进制数555的余3码为( )
A. 101101101
B. 010101010101
C. 100010001000
D. 010101011000
满分:2 分
华师《数字逻辑》在线作业
试卷总分:100
单选题
多选题
二、多选题(共 9 道试题,共 18 分。)
V
1.
题面见图片:
A. A
B. B
C. C
D. D
满分:2 分
2. 脉冲异步时序逻辑电路中的存储元件可以采用( )
A. 时钟控制RS触发器
B. D触发器
C. 基本RS触发器
D. JK触发器
满分:2 分
3. 脉冲异步时序逻辑电路的输入信号可以是( )
A. 模拟信号
B. 电平信号
C. 脉冲信号
D. 时钟脉冲信号
满分:2 分
4. 组合逻辑电路输出与输入的关系可用( )描述
A. 真值表
B. 状态表
C. 状态图
D. 逻辑表达式
满分:2 分
5. 下列信号中,( )是数字信号。
A. 交流电压
B. 开关状态
C. 交通灯状态
D. 无线电载波
满分:2 分
6.
题面见图片:
A. A
B. B
C. C
D. D
满分:2 分
7. 下列中规模通用集成电路中,( )属于组合逻辑电路
A. 4位计数器T4193
B. 4位并行加法器T693
C. 4位寄存器T1194
D. 4位数据选择器T580
满分:2 分
8. 数字系统中,采用( )可以将减法运算转化为加法运算
A. 原码
B. 补码
C. Gray码
D. 反码
满分:2 分
9. 下列触发器中,没法约束条件的是( )
A. 时钟R--S触发器
B. 基本R--S触发器
C. 主从J--K触发器
D. 边沿D触发器
满分:2 分
试卷总分:100
单选题
多选题
一、单选题(共 41 道试题,共 82 分。)
V
1.
题面见图片:
A.
A
B. B
C. C
D. D
满分:2 分
2. 设计一个8421码加1计数器,至少需要( )触发器
A. 3个
B. 4个
C. 6个
D. 10个
满分:2 分
3.
题面见图片:
A. A
B. B
C. C
D. D
满分:2 分
4. 和二进制码1100对应的格雷码是( )
A. 0011
B. 1100
C. 1010
D. 0101
满分:2 分
5. 电平异步时序逻辑电路不允许两个或两个以上输入信号( )
A. 同时为0
B. 同时为1
C. 同时改变
D. 同时出现
满分:2 分
6. 一个T触发器,在T=1时,来一个时钟脉冲后,则触发器( )。
A. 保持原态
B. 置0
C. 置1
D. 翻转
此题选: D 满分:2 分
7. 和二进制数(1100110111.001)等值的十六进制数学是( )。
A. 337.2
B. 637.2
C. 1467.1
D. c37.4
满分:2 分
8. 74LS160十进制计数器它含有的触发器的个数是( )
A. 1个
B. 2个
C. 4个
D. 6个
满分:2 分
9.
题面见图片:
A. A
B. B
C. C
D. D
此题选: D 满分:2 分
10. 下列说法中,( )不是逻辑函数的表示方法。
A. 真值表和逻辑表达式
B. 卡诺图和逻辑图
C. 波形图和状态图
满分:2 分
11. 一片四位二进制译码器,它的输出函数有( )
A. 1个
B. 8个
C. 10个
D. 16个
此题选: D 满分:2 分
12. 若干个具有三态输出的电路输出端接到一点工作时,必须保证( )
A. 任何时候最多只能有一个电路处于三态,其余应处于工作态。
B. 任何时候最多只能有一个电路处于工作态,其余应处于三态。
C. 任何时候至少要有两个或三个以上电路处于工作态。
D. 以上说法都不正确。
满分:2 分
13. 组合型PLA是由( )构成
A. 与门阵列和或门阵列
B. 一个计数器
C. 一个或阵列
D. 一个寄存器
满分:2 分
14. PROM、PLA、和PAL三种可编程器件中,( )是不能编程的
A. PROM的或门阵列
B. PAL的与门阵列
C. PLA的与门阵列和或门阵列
D. PROM的与门阵列
此题选: D 满分:2 分
15. 以下哪一条不是消除竟争冒险的措施( )
A. 接入滤波电路
B. 利用触发器
C. 加入选通脉冲
D. 修改逻辑设计
满分:2 分
16.
题面见图片:
A. A
B. B
C. C
D. D
此题选: D 满分:2 分
17.
题面见图片:
A. A
B. B
C. C
D. D
满分:2 分
18. Moore和Mealy型时序电路的本质区别是( )
A. 没有输入变量
B. 当时的输出只和当时电路的状态有关,和当时的输入无关
C. 没有输出变量
D. 当时的输出只和当时的输入有关,和当时的电路状态无关
满分:2 分
19. 一块数据选择器有三个地址输入端,则它的数据输入端应有( )。
A. 3
B. 6
C. 8
D. 1
满分:2 分
20. EPROM是指( )
A. 随机读写存储器
B. 只读存储器
C. 可擦可编程只读存储器
D. 电可擦可编程只读存储器
满分:2 分
21. 下列逻辑门中,( )不属于通用逻辑门
A. 与非门
B. 或非门
C. 或门
D. 与或非门
满分:2 分
22.
题面见图片:
A. A
B. B
C. C
D. D
满分:2 分
23. 下列触发器中,( )不可作为同步时序逻辑电路的存储元件。
A. 基本R-S触发器
B. D触发器
C. J-K触发器
D. T触发器
满分:2 分
24. 是8421BCD码的是( )
A. 1010
B. 0101
C. 1100
D. 1111
满分:2 分
25. 用PLA进行逻辑设计时,应将逻辑函数表达式变换成( )
A. 异或表达式
B. 与非表达式
C. 最简“与―或”表达式
D. 标准“或―与”表达式
满分:2 分
26. 完全确定原始状态表中的五个状态A、B、C、D、E,若有等效对A和B,B和D,C和E,则最简状态表中只含( )个状态
A. 2
B. 3
C. 1
D. 4
满分:2 分
27.
题面见图片:
A.
A
B. B
C. C
满分:2 分
28. 实现两个4位二进制数相乘的组合电路,其输入输出端个数应为( )
A. 4入4出
B. 8入8出
C. 8入4出
D. 8入5出
满分:2 分
29. 主从触发器的触发方式是( )
A. CP=1
B. CP上升沿
C. CP下降沿
D. 分两次处理
此题选: D 满分:2 分
30. 题面见图片:
A. A
B. B
C. C
D. D
满分:2 分
31.
题面见图片:
A. A
B. B
C. C
D. D
满分:2 分
32.
题面见图片:
A. A
B. B
C. C
D. D
满分:2 分
33.
题面见图片:
A. A
B. B
C. C
D. D
满分:2 分
34.
题面见图片:
A. A
B. B
C. C
D. D
满分:2 分
35. 相同计数模的异步计数器和同步计数器相比,一般情况下( )
A. 驱动方程简单
B. 使用触发器的个数少
C. 工作速度快
D. 以上说法都不对
满分:2 分
36. 余3码10001000对应2421码为( )
A. 01010101
B. 10000101
C. 10111011
D. 11101011
满分:2 分
37.
题面见图片:
A. A
B. B
C. C
D. D
满分:2 分
38. 八路数据选择器应有( )个选择控制器
A. 2
B. 3
C. 6
D. 8
满分:2 分
39.
题面见图片:
A. A
B. B
C. C
D. D
此题选: D 满分:2 分
40. 同步时序电路设计中,状态编码采用相邻编码法的目的是( )
A. 减少电路中的触发器
B. 提高电路速度
C. 提高电路可靠性
D. 减少电路中的逻辑门
此题选: D 满分:2 分
41. 十进制数555的余3码为( )
A. 101101101
B. 010101010101
C. 100010001000
D. 010101011000
满分:2 分
华师《数字逻辑》在线作业
试卷总分:100
单选题
多选题
二、多选题(共 9 道试题,共 18 分。)
V
1.
题面见图片:
A. A
B. B
C. C
D. D
满分:2 分
2. 脉冲异步时序逻辑电路中的存储元件可以采用( )
A. 时钟控制RS触发器
B. D触发器
C. 基本RS触发器
D. JK触发器
满分:2 分
3. 脉冲异步时序逻辑电路的输入信号可以是( )
A. 模拟信号
B. 电平信号
C. 脉冲信号
D. 时钟脉冲信号
满分:2 分
4. 组合逻辑电路输出与输入的关系可用( )描述
A. 真值表
B. 状态表
C. 状态图
D. 逻辑表达式
满分:2 分
5. 下列信号中,( )是数字信号。
A. 交流电压
B. 开关状态
C. 交通灯状态
D. 无线电载波
满分:2 分
6.
题面见图片:
A. A
B. B
C. C
D. D
满分:2 分
7. 下列中规模通用集成电路中,( )属于组合逻辑电路
A. 4位计数器T4193
B. 4位并行加法器T693
C. 4位寄存器T1194
D. 4位数据选择器T580
满分:2 分
8. 数字系统中,采用( )可以将减法运算转化为加法运算
A. 原码
B. 补码
C. Gray码
D. 反码
满分:2 分
9. 下列触发器中,没法约束条件的是( )
A. 时钟R--S触发器
B. 基本R--S触发器
C. 主从J--K触发器
D. 边沿D触发器
满分:2 分
版权声明
声明:有的资源均来自网络转载,版权归原作者所有,如有侵犯到您的权益
请联系本站我们将配合处理!