《可编程ASIC技术》在线作业1
试卷总分:100
单选题
一、单选题(共 20 道试题,共 100 分。)
V
1. ()就是将RTL级的描述转换成门级网表的过程。
A. 逻辑综合
B. 仿真
C. 连接
D. 编译
满分:5 分
2. Xilinx等PLD公司的()使得专用或公共网具备了现场更新、修复和修改的能力。
A. 可重构逻辑技术
B. 在线可更新应用技术
C. 互联网可重构逻辑技术
D. 互联网可重构逻辑技术和在线可更新应用技术
此题选: D 满分:5 分
3. 把行为的规定变换成一个结构的主要工作是()。
A. 调度
B. 分配
C. 影射
D. 调度和分配
此题选: D 满分:5 分
4. Mentor 公司拥有业界领先的()设计和验证技术。
A. SOC
B. ASIC
C. IC
D. SOC/ASIC/IC
此题选: D 满分:5 分
5. 系统级综合最后产生送到逻辑综合和寄存器转移级综合的设计,最后的设计常用()来产生。
A. 行为级或数据模型
B. 寄存器转移级(RTL)语言
C. 结构化的描述
D. 仿真
满分:5 分
6. 信号代入语句分3种类型,它们是()。
A. 并发信号代入语句、条件信号代入语句与串行信号代入语句
B. 并发信号代入语句、条件信号代入语句与选择信号代入语句
C. 一般信号代入语句、内部信号代入语句与外部信号代入语句
D. 敏感信号代入语句、同步信号代入语句与异步信号代入语句
满分:5 分
7. 在FPGA器件中,元件的()把逻辑单元约束到器件的物理单元上。
A. 布局
B. 布线
C. 综合
D. 状态机
满分:5 分
8. FPGA有专用配置模式()来配置。
A. 数据
B. 算法
C. 逻辑
D. 引脚
此题选: D 满分:5 分
9. 常见的查错、验证的方法有()。
A. 函数
B. 仿真、规则检查、形式验证
C. DRC及其设计验证
D. EMC验证
满分:5 分
10. VHDL对象包含有专门数据类型,下面选项属于对象的是()。
A. 文件
B. 结构
C. 类
D. 事件
满分:5 分
11. 按照应用方式或领域将可编程ASIC可分为三类,下面选项正确的是()。
A. 可编程数字ASIC
B. 可编程模拟ASIC
C. 可编程混合ASIC
D. 半定制ASIC
此题选: D 满分:5 分
12. 在边界扫描电路中,边界扫描逻辑是通过( )存取的。
A. 测试存取口TAP
B. 测试描述选择
C. 测试时钟
D. 测试数据输入TDI
满分:5 分
13. 在VHDL中,信号是内部()的抽象。
A. 软件连接
B. 数据处理
C. 硬件连接
D. 算法实现
满分:5 分
14. VHDL与具体工艺和设计方法()。
A. 无关
B. 有关
C. 联系
D. 相关
满分:5 分
15. ()是指相对于通用集成电路而言的用户专用集成电路,是指专门为某一应用领域或专门用户需要而设计、制造的LSI或VLSI电路。
A. ASIC
B. FPGA
C. VHDL
D. CPLD
满分:5 分
16. VHDL程序的基本结构是()。
A. 库、程序包
B. 实体说明
C. 构造体说明
D. 前面三项都包括
此题选: D 满分:5 分
17. 在EDA设计过程中的仿真有几种,下面错误的是()。
A. 行为仿真
B. 功能仿真
C. Matlab仿真
D. 时序仿真
满分:5 分
18. IP的重复使用分为三个层次,分别是()。
A. 软件宏单元
B. 固件宏单元
C. 硬件宏单元
D. 以上都是
此题选: D 满分:5 分
19. 最精确、最复杂也最耗时间的仿真器是()。
A. 晶体管级仿真器
B. 电路级仿真
C. 逻辑仿真
D. 门级仿真
满分:5 分
20. 库的好处在于()。
A. 使设计者可以共享已经编译过的设计结果
B. 模块设计
C. Top-Down设计
D. 功能设计
满分:5 分
试卷总分:100
单选题
一、单选题(共 20 道试题,共 100 分。)
V
1. ()就是将RTL级的描述转换成门级网表的过程。
A. 逻辑综合
B. 仿真
C. 连接
D. 编译
满分:5 分
2. Xilinx等PLD公司的()使得专用或公共网具备了现场更新、修复和修改的能力。
A. 可重构逻辑技术
B. 在线可更新应用技术
C. 互联网可重构逻辑技术
D. 互联网可重构逻辑技术和在线可更新应用技术
此题选: D 满分:5 分
3. 把行为的规定变换成一个结构的主要工作是()。
A. 调度
B. 分配
C. 影射
D. 调度和分配
此题选: D 满分:5 分
4. Mentor 公司拥有业界领先的()设计和验证技术。
A. SOC
B. ASIC
C. IC
D. SOC/ASIC/IC
此题选: D 满分:5 分
5. 系统级综合最后产生送到逻辑综合和寄存器转移级综合的设计,最后的设计常用()来产生。
A. 行为级或数据模型
B. 寄存器转移级(RTL)语言
C. 结构化的描述
D. 仿真
满分:5 分
6. 信号代入语句分3种类型,它们是()。
A. 并发信号代入语句、条件信号代入语句与串行信号代入语句
B. 并发信号代入语句、条件信号代入语句与选择信号代入语句
C. 一般信号代入语句、内部信号代入语句与外部信号代入语句
D. 敏感信号代入语句、同步信号代入语句与异步信号代入语句
满分:5 分
7. 在FPGA器件中,元件的()把逻辑单元约束到器件的物理单元上。
A. 布局
B. 布线
C. 综合
D. 状态机
满分:5 分
8. FPGA有专用配置模式()来配置。
A. 数据
B. 算法
C. 逻辑
D. 引脚
此题选: D 满分:5 分
9. 常见的查错、验证的方法有()。
A. 函数
B. 仿真、规则检查、形式验证
C. DRC及其设计验证
D. EMC验证
满分:5 分
10. VHDL对象包含有专门数据类型,下面选项属于对象的是()。
A. 文件
B. 结构
C. 类
D. 事件
满分:5 分
11. 按照应用方式或领域将可编程ASIC可分为三类,下面选项正确的是()。
A. 可编程数字ASIC
B. 可编程模拟ASIC
C. 可编程混合ASIC
D. 半定制ASIC
此题选: D 满分:5 分
12. 在边界扫描电路中,边界扫描逻辑是通过( )存取的。
A. 测试存取口TAP
B. 测试描述选择
C. 测试时钟
D. 测试数据输入TDI
满分:5 分
13. 在VHDL中,信号是内部()的抽象。
A. 软件连接
B. 数据处理
C. 硬件连接
D. 算法实现
满分:5 分
14. VHDL与具体工艺和设计方法()。
A. 无关
B. 有关
C. 联系
D. 相关
满分:5 分
15. ()是指相对于通用集成电路而言的用户专用集成电路,是指专门为某一应用领域或专门用户需要而设计、制造的LSI或VLSI电路。
A. ASIC
B. FPGA
C. VHDL
D. CPLD
满分:5 分
16. VHDL程序的基本结构是()。
A. 库、程序包
B. 实体说明
C. 构造体说明
D. 前面三项都包括
此题选: D 满分:5 分
17. 在EDA设计过程中的仿真有几种,下面错误的是()。
A. 行为仿真
B. 功能仿真
C. Matlab仿真
D. 时序仿真
满分:5 分
18. IP的重复使用分为三个层次,分别是()。
A. 软件宏单元
B. 固件宏单元
C. 硬件宏单元
D. 以上都是
此题选: D 满分:5 分
19. 最精确、最复杂也最耗时间的仿真器是()。
A. 晶体管级仿真器
B. 电路级仿真
C. 逻辑仿真
D. 门级仿真
满分:5 分
20. 库的好处在于()。
A. 使设计者可以共享已经编译过的设计结果
B. 模块设计
C. Top-Down设计
D. 功能设计
满分:5 分
版权声明
声明:有的资源均来自网络转载,版权归原作者所有,如有侵犯到您的权益
请联系本站我们将配合处理!
上一篇 : 12秋电大《计算机应用基础(本科)》在线作业 1
下一篇 : 12秋电大《经济学原理(本科)》在线作业3