14秋福建师范大学《EDA技术》在线作业二

所属学校:福建师范大学 科目:EDA技术 2015-03-17 21:19:23
福师《EDA技术》在线作业二
试卷总分:100 奥鹏学习网(aopeng123.cn) 发布
多选题
判断题
一、多选题(共 10 道试题,共 20 分。)
V
1. IP核一般分为哪几种()。
A. 硬核
B. 固核
C. 软核
D. 以上全不对
需要购买答案的联系QQ:79691519满分:2 分
2. 基于FPGA/CPLD器件的数字系统设计流程包括哪些阶段()。
A. 设计输入
B. 综合
C. 布局布线
D. 仿真和编程
需要购买答案的联系QQ:79691519满分:2 分
3. 目前的EDA技术主要特点有哪些()。
A. 使用普及
B. 应用广泛
C. 工具多样
D. 软件功能强大
需要购买答案的联系QQ:79691519满分:2 分
4. 衡量仿真器性能的重要指标有哪些()。
A. 仿真速度
B. 仿真的准确性
C. 仿真的易用性
需要购买答案的联系QQ:79691519满分:2 分
5. 状态机常用的编码方式有()。
A. 顺序编码
B. 格雷编码
C. 约翰逊编码
D. 一位热码
需要购买答案的联系QQ:79691519满分:2 分
6. 用PLD器件实现设计的优势有哪些()?
A. 周期短
B. 投入少
C. 风险小
D. 对于成熟的设计往往采用PLD
需要购买答案的联系QQ:79691519满分:2 分
7. 下面哪些是专业提供PLD器件厂商()。
A. Xilinx
B. Altera
C. Lattice
D. Micsoftware
需要购买答案的联系QQ:79691519满分:2 分
8. 基于EDA技术的设计中,通常有两种设计思路()。
A. 自顶向下
B. 自底向上
C. 自前向后
D. 自后向前
需要购买答案的联系QQ:79691519满分:2 分
9. 常用的集成FPGA/CPLD开发工具有哪些()。
A. MAX+plus II
B. Quartus II
C. ISE
D. ispLEVER
需要购买答案的联系QQ:79691519满分:2 分
10. 综合有哪几种形式()。
A. RTL
B. 逻辑综合
C. 将逻辑门表示转换到版图表示
需要购买答案的联系QQ:79691519满分:2 分
福师《EDA技术》在线作业二
试卷总分:100 奥鹏学习网(aopeng123.cn) 发布
多选题
判断题
二、判断题(共 40 道试题,共 80 分。)
V
1. 仿真也称模拟,是对所设计电路的功能的验证。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
2. Verilog HDL中实数型和字符串型常量是可以综合的。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
3. Verilog程序的基本设计单元是“模块”( module)。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
4. 混合仿真器就是能同时支持Verilog和VHDL的仿真器。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
5. HDL是Hardware Description Language,硬件描述语言的缩写。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
6. Verilog HDL支持循环语句。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
7. Verilog HDL中的常量主要有:整数,实数和字符串
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
8. 把适配后生成的编程文件装入到PLD器件中的过程称为下载。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
9. GAL是Generic Array Logic,通用阵列逻辑的缩写。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
10. 状态机设计主要包含三个对象:当前状态,次状态和输出逻辑。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
11. 仿真器按对设计语言的不同处理方式分为两类:编译型仿真器和解释型仿真器。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
12. EDA是Electronic Design Automation,电子设计自动化的缩写。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
13. Verilog HDL和 VHDL目前还都不是IEEE标准。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
14. PLD器件内部主要由各种逻辑功能部件和可编程开关构成。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
15. JTAG是Joint Test Action Group, 联合测试行动组的缩写。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
16. PLD是Programmable Logic Device,可编程逻辑器件的缩写。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
17. ISP和专用的编程器是FPGA常用的两种编程方式。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
18. 综合指的是将较高级抽象层次的设计描述自动转化为较低层次描述的过程。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
19. PLD是一种全定制器件。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
20. 目前常用的硬件描述语言为:Verilog HDL和 VHDL。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
21. SOC是System On Chip,芯片系统的缩写。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
22. 目前在数字系统的设计中,主要采用Bottom-UP设计为主。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
23. Verilog HDL中assign为持续赋值语句。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
24. 在IC设计领域中,IP核一般完成某种功能的设计模块。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
25. 如果只需要在上电和系统错误时进行复位操作,采用异步复位方式比同步复位方式好。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
26. 对设计而言,采用的描述级别越高,设计越容易。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
27. 硬件综合器和软件程序编译器没有本质区别。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
28. 不考虑信号时延等因素的仿真称为功能仿真。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
29. 状态机可以分为:米里型和摩尔型两类。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
30. PLA是Programmable Logic Array,可编程逻辑阵列的缩写。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
31. IP核中的硬核可靠性高,能确保性能,能够很快投入使用。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
32. PLD器件的设计往往采用层次化的设计方法,分模块,分层次地进行设计描述。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
33. ASIC一般采用全定制方法来实现设计。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
34. Verilog HDL支持条件运算符。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
35. IP核中的软核与生产工艺无关,不涉及物理实现,为后续设计留有很大空间。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
36. CAD是Computer Aided Design,计算机辅助设计的缩写。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
37. 仿真分为功能仿真和时序仿真。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
38. CPLD是Complex Programmable Logic Device,复杂可编程逻辑器件的缩写。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
39. 有限状态机可以认为是组合逻辑和寄存器逻辑的特殊组合。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
40. IP是Intellectual Property的缩写。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
版权声明

声明:有的资源均来自网络转载,版权归原作者所有,如有侵犯到您的权益 请联系本站我们将配合处理!

分享: