14春福建师范大学《EDA技术》在线作业一

所属学校:福建师范大学 科目:EDA技术 2015-03-17 16:52:36
福师《EDA技术》在线作业一
试卷总分:100 奥鹏学习网(aopeng123.cn) 发布
多选题
判断题
一、多选题(共 10 道试题,共 20 分。)
V
1. 状态机常用的编码方式有()。
A. 顺序编码
B. 格雷编码
C. 约翰逊编码
D. 一位热码
需要购买答案的联系QQ:79691519满分:2 分
2. SPLD器件分为几类()。
A. PROM
B. PLA
C. PAL
D. GAL
需要购买答案的联系QQ:79691519满分:2 分
3. 基于FPGA/CPLD器件的数字系统设计流程包括哪些阶段()。
A. 设计输入
B. 综合
C. 布局布线
D. 仿真和编程
需要购买答案的联系QQ:79691519满分:2 分
4. 常用的综合工具有哪些()。
A. FPGA Express
B. FPGA compiler
C. Synplify Pro
需要购买答案的联系QQ:79691519满分:2 分
5. 用PLD器件实现设计的优势有哪些()?
A. 周期短
B. 投入少
C. 风险小
D. 对于成熟的设计往往采用PLD
需要购买答案的联系QQ:79691519满分:2 分
6. 目前常用的硬件描述语言为:()。
A. Verilog
B. VHDL
C. 和 VC
D. VB
需要购买答案的联系QQ:79691519满分:2 分
7. IP核一般分为哪几种()。
A. 硬核
B. 固核
C. 软核
D. 以上全不对
需要购买答案的联系QQ:79691519满分:2 分
8. 基于EDA技术的设计中,通常有两种设计思路()。
A. 自顶向下
B. 自底向上
C. 自前向后
D. 自后向前
需要购买答案的联系QQ:79691519满分:2 分
9. 常用的集成FPGA/CPLD开发工具有哪些()。
A. MAX+plus II
B. Quartus II
C. ISE
D. ispLEVER
需要购买答案的联系QQ:79691519满分:2 分
10. 衡量仿真器性能的重要指标有哪些()。
A. 仿真速度
B. 仿真的准确性
C. 仿真的易用性
需要购买答案的联系QQ:79691519满分:2 分
福师《EDA技术》在线作业一
试卷总分:100 奥鹏学习网(aopeng123.cn) 发布
多选题
判断题
二、判断题(共 40 道试题,共 80 分。)
V
1. 数字设计流程中采用原理图方式适合描述电路的连接关系核接口关系。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
2. IP核中的硬核可靠性高,能确保性能,能够很快投入使用。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
3. PROM(Programmable Read-Only Memory),可编程只读存储器的缩写。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
4. FPGA是Field Programmable Gate Array,现场可编程门阵列的缩写。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
5. 目前常用的硬件描述语言为:Verilog HDL和 VHDL。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
6. 综合指的是将较高级抽象层次的设计描述自动转化为较低层次描述的过程。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
7. 有限状态机非常适合于数字系统的控制模块。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
8. Verilog HDL中实数型和字符串型常量是可以综合的。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
9. 硬件综合器和软件程序编译器没有本质区别。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
10. Synplify是一种FPGA/CPLD的逻辑综合工具。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
11. HDL是一种用文本形式来描述和设计电路的语言。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
12. 有限状态机的复位分为两种:同步复位和异步复位。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
13. 集成度是PLD器件的一项重要指标。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
14. Verilog HDL支持条件运算符。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
15. 把适配后生成的编程文件装入到PLD器件中的过程称为下载。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
16. CPLD和FPGA都属于高密度可编程逻辑器件。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
17. Verilog程序的基本设计单元是“模块”( module)。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
18. GAL是Generic Array Logic,通用阵列逻辑的缩写。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
19. 绝大多数的FPGA器件都基于SRAM查找表结构实现。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
20. 编译型仿真器的仿真速度快,但需要预处理,不能即时修改。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
21. CAE是Computer Aided Engineering,计算机辅助工程的缩写。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
22. EDA是Electronic Design Automation,电子设计自动化的缩写。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
23. 数据流描述方式多用于组合逻辑电路。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
24. 在EDA设计中一般采用硬件描述语言(HDL)进行电路与系统的描述。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
25. Verilog HDL语法要素与软件编程语言(如C语言)是完全相同的。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
26. PLD器件的设计往往采用层次化的设计方法,分模块,分层次地进行设计描述。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
27. Verilog HDL和 VHDL目前还都不是IEEE标准。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
28. 如果只需要在上电和系统错误时进行复位操作,采用异步复位方式比同步复位方式好。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
29. ISP和专用的编程器是FPGA常用的两种编程方式。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
30. PLD是Programmable Logic Device,可编程逻辑器件的缩写。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
31. 仿真分为功能仿真和时序仿真。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
32. SRAM是指静态存储器。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
33. IP是Intellectual Property的缩写。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
34. CPLD是Complex Programmable Logic Device,复杂可编程逻辑器件的缩写。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
35. Verilog HDL中整数型常量是不可以综合的。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
36. 时序仿真也叫后仿真。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
37. PLD器件内部主要由各种逻辑功能部件和可编程开关构成。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
38. 用状态机进行设计具有速度快、结构简单、可靠性高等优点。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
39. Verilog HDL支持循环语句。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
40. 有限状态机可以认为是组合逻辑和寄存器逻辑的特殊组合。
A. 错误
B. 正确
需要购买答案的联系QQ:79691519满分:2 分
版权声明

声明:有的资源均来自网络转载,版权归原作者所有,如有侵犯到您的权益 请联系本站我们将配合处理!

分享: